基于嵌入式RISC-V处理器核轻松实现DSP扩展设计

share

→ Codasip Studio and RISC-V 处理器核

从标准处理器核开始,无需“冷启动”

• 基于已开发的嵌入式或应用处理器核 (如L31等)

• 高质量水准,达量产标准

• 完全符合RISC-V规范

通过Codasip Studio实现您需要的差异化

• 可配置/可定制

• 使用CodAL体系结构描述语言(类C高级语言)

→ 用CodAL实现DSP加速器

→ DSP定制如何影响PPA

基于嵌入式RISC-V核定制专用DSP,以处理如上四种代表性的DSP算法为例。性能和能耗分别提升和缩减为14.4倍和0.27倍(FFT),14.4倍和0.1倍(FIR)、30倍和0.03倍(Median filtering)和24.3倍和0.08倍(Cordic),通过增加有限的面积即得到了此效果。

使用CodAL和Codasip Studio,通过“开箱即用”的SDK和HDK等自动生成工具,结合精练的内核描述,轻松实现RISC-V的定制,缩短产品开发周期。下表列出了实现上述的DSP定制的预估代码量和工作量。

审核编辑:刘清

Q:Codasip Studio 和 RISC-V 处理器核有什么特点?
A:从标准处理器核开始无需“冷启动”,高质量水准达量产标准,可配置可定制,使用 CodAL 体系结构描述语言,可实现 DSP 加速器。
Q:Codasip Studio 和 RISC-V 处理器核符合什么规范?
A:完全符合 RISC-V 规范。
Q:如何实现差异化?
A:通过 Codasip Studio 实现差异化。
Q:CodAL 是什么语言?
A:CodAL 是类 C 高级语言的体系结构描述语言。
Q:用 CodAL 可以实现什么?
A:用 CodAL 可以实现 DSP 加速器。
Q:DSP 定制对 PPA 有什么影响?
A:文档中以处理四种代表性 DSP 算法为例,说明了 DSP 定制可提升性能、缩减能耗,并通过增加有限的面积得到此效果。
Q:如何实现 RISC-V 的定制并缩短产品开发周期?
A:使用 CodAL 和 Codasip Studio,通过“开箱即用”的 SDK 和 HDK 等自动生成工具,结合精练的内核描述可实现。
Q:文档中提到的四种代表性 DSP 算法是什么?
A:FFT、FIR、Median filtering 和 Cordic。
Q:DSP 定制后性能和能耗有哪些具体变化?
A:性能和能耗分别提升和缩减为 14.4 倍和 0.27 倍(FFT),14.4 倍和 0.1 倍(FIR)、30 倍和 0.03 倍(Median filtering)和 24.3 倍和 0.08 倍(Cordic)。
Q:文档的审核编辑是谁?
A:审核编辑是刘清。

share